当前位置: 首页 > news >正文

wordpress如何配置页面优化的方法有哪些

wordpress如何配置,页面优化的方法有哪些,已备案域名购买网址低价,我要注册账号概述#xff1a; 内容 1. 时钟缓冲 2. 输入时钟缓冲 3. ODDR2作为输出时钟缓冲 1. 输入时钟缓冲 BUFGP verilog c代码#xff0c;clk作为触发器的边沿触发#xff0c;会自动将clk综合成时钟信号。 module primitive1(input clk,input a,output reg y); always (posed…概述 内容 1. 时钟缓冲 2. 输入时钟缓冲 3. ODDR2作为输出时钟缓冲 1. 输入时钟缓冲 BUFGP verilog c代码clk作为触发器的边沿触发会自动将clk综合成时钟信号。 module primitive1(input clk,input a,output reg y); always (posedge clk)y a;endmodule verilog原语代码 module primitive1 (clk, a, y );input clk;input a;output y;wire a_IBUF_1;wire clk_BUFGP_3;wire y_OBUF_5;FD y_1 (.C(clk_BUFGP_3),.D(a_IBUF_1),.Q(y_OBUF_5));IBUF a_IBUF (.I(a),.O(a_IBUF_1));OBUF y_OBUF (.I(y_OBUF_5),.O(y));BUFGP clk_BUFGP (.I(clk),.O(clk_BUFGP_3)); endmodule时钟信号可以去驱动触发器时钟信号需要走时钟线路通过一个BUFGP或者IBUFG进入时钟线路。通过时钟缓冲后就可以去驱动触发器FD的时钟.C端口了。 RTL结构图这是一个简单的时钟驱动触发器fd的示例 技术原理图 2. 输入时钟缓冲 IBUFG 原语代码 module primitive1 (clk, a, y );input clk;input a;output y;wire a_IBUF_1;wire clk_BUFGP_3;wire y_OBUF_5;FD y_1 (.C(clk_BUFGP_3),.D(a_IBUF_1),.Q(y_OBUF_5));IBUF a_IBUF (.I(a),.O(a_IBUF_1));OBUF y_OBUF (.I(y_OBUF_5),.O(y));IBUFG clk_BUFGP (.I(clk),.O(clk_BUFGP_3)); endmodule 技术原理图在输入端口除了可以用BUFGP外还可以使用IBUFG 3. 输出时钟缓冲 ODDR2 ODDR2的工作原理 代码 module primitive1(input clk,output clk_o);ODDR2 #(.DDR_ALIGNMENT(NONE), // Sets output alignment to NONE, C0 or C1 .INIT(1b0), // Sets initial state of the Q output to 1b0 or 1b1.SRTYPE(SYNC) // Specifies SYNC or ASYNC set/reset) ODDR2_inst (.Q(clk_o), // 1-bit DDR output data.C0(clk), // 1-bit clock input.C1(~clk), // 1-bit clock input.CE(1b1), // 1-bit clock enable input.D0(1b1), // 1-bit data input (associated with C0).D1(1b0), // 1-bit data input (associated with C1).R(1b0), // 1-bit reset input.S(1b0) // 1-bit set input);endmodule 原语代码使用GND原语产生一个地线使用VCC原语产生一个电源线用于绑定固定点位输入端口。ODDR2有两个输入数据端口两个时钟端口时钟端口有180度相位差。时钟同时作为选择器输入端口分别将两个触发器的输出选择输出出去。在输出端口就可以看到双速率输出的数据这里把双速率输出的数据作为方波时钟使用。 module primitive1 (clk, clk_o );input clk;output clk_o;wire N0;wire N1;wire ODDR2_inst_not0000;wire clk_BUFGP_4;wire clk_o_OBUF_6;GND XST_GND (.G(N0));VCC XST_VCC (.P(N1));ODDR2 #(.DDR_ALIGNMENT ( NONE ),.SRTYPE ( SYNC ),.INIT ( 1b0 ))ODDR2_inst (.D0(N1),.D1(N0),.C0(clk_BUFGP_4),.C1(ODDR2_inst_not0000),.CE(N1),.R(N0),.S(N0),.Q(clk_o_OBUF_6));OBUF clk_o_OBUF (.I(clk_o_OBUF_6),.O(clk_o));BUFGP clk_BUFGP (.I(clk),.O(clk_BUFGP_4));INV ODDR2_inst_not00001_INV_0 (.I(clk_BUFGP_4),.O(ODDR2_inst_not0000)); endmoduleRTL结构图使用了一个ODDR2原语模块。 技术原理图 4. 总结 1. 时钟原语包含输入时钟原语与输出时钟原语其中输出时钟原语使用ODDR2作为输出官方说这个性能更加优越 2. 时钟用于驱动触发器的时钟他需要走专门的时钟线通过时钟缓冲输入到时钟线中。
http://www.hkea.cn/news/14438472/

相关文章:

  • 信丰网站制作网页电子书在线阅读器wordpress
  • 四川建设安全协会网站云服务器挖矿
  • 有哪些好的做兼职的网站有哪些wordpress怎么样
  • 商城网站建设fwshop网站的下载链接怎么做
  • wap网站后台模板手机网站打开微信号
  • 网站到期忘记续费上海集团网站建设公司好
  • 上海建站网站的企业杭州pc网站开发公司有哪些
  • 一个公司网站的价格怎么不能安装wordpress
  • 网站域名绑定ip更换wordpress登录界面
  • 阳江seo网站推广eclipse怎么做网站
  • 计算机网站建设 是什么技术支持:佛山网站建设
  • 网站描述怎么修改昆明网站建设创意
  • 中山骏域网站建设专家wordpress 编辑分类目录
  • 青岛建设局网站首页网站联合推广方案
  • dedecms网站地图制作虚拟币网站建设
  • 整个网站全是图片做的怎么做纪念网站
  • 威海做网站的公司有哪些电商公司名字大全
  • 天津网站建设系统企业网站建设算什么费用
  • 湖南建设工程信息网站北京网站备案拍照地址鼓楼
  • 个人网站开发与实现开题报告wordpress 屏蔽ftp
  • 光谷网站建设哪家好四川省城乡住房与建设厅网站首页
  • wish跨境电商平台长沙seo运营
  • 河南住房和城乡建设部网站甘肃省城乡建设局网站首页
  • 黄南网站建设电子商务网站分类
  • 做柜子比较好看的网站建设银行的网站
  • 西安网站的建设网站视频下载到手机怎么做
  • 漂亮的个人网站软件系统开发报价单
  • 营销型网站策划书免费发布的网站
  • 网站的建设有什么好处网站自动推广软件免费
  • 教学直播平台网站建设费用黄骅市属于哪个省市