当前位置: 首页 > news >正文

做会计应关注什么网站最新地址

做会计应关注什么网站,最新地址,房地产网站做百度推广,找个人制作网页的网站基于板子的PL端无时钟晶振,需要从PS端借用clock1(50M)晶振 接下去是自定义clock的IP核封装,为后续的simulation可以正常仿真波形,需要注意顶层文件的设置,需要将自定义的IP核对应的.v文件设置为顶层文件&a…

基于板子的PL端无时钟晶振,需要从PS端借用clock1(50M)晶振

接下去是自定义clock的IP核封装,为后续的simulation可以正常仿真波形,需要注意顶层文件的设置,需要将自定义的IP核对应的.v文件设置为顶层文件,否则仿真波形会均为高阻态。

将代码和对应的tb激励文件,ip核的一些流程和simulation的仿真波形放在下方:

对应一个时钟输入(50Mhz),5个时钟输出,分别改变了时钟频率、相位和占空比。

仿真后的波形如下:(simulation的仿真并不需要系统的时钟,只是根据程序要求形成波形图)

 代码和tb激励文件程序如下:

`timescale 1ns / 1ps
// Create Date: 2024/12/30 16:11:18
// Design Name: 
// Module Name: test_025_PLL_Time
//需要将之设为顶层文件
module test_025_PLL_Time(input   sys_clk,input   sys_rst_n,output  clk_out1_100M,output  clk_out2_100M_180deg,output  clk_out3_50M,output  clk_out4_25M,output  clk_out5_duty25);wire  locked;//例化clk_design1 instance_name(// Clock out ports.clk_out1_100M(clk_out1_100M),     // output clk_out1_100M.clk_out2_100M_180deg(clk_out2_100M_180deg),     // output clk_out2_100M_180deg.clk_out3_50M(clk_out3_50M),     // output clk_out3_50M.clk_out4_25M(clk_out4_25M),     // output clk_out4_25M.clk_out5_duty25(clk_out5_duty25),     // output clk_out5_duty25// Status and control signals.reset(~sys_rst_n), // input reset低电平有效.locked(locked),       // output locked// Clock in ports.clk_in1(sys_clk));      // input clk_in1endmodule
`timescale 1ns / 1ps
// Module Name: tb_PLL_Time
module tb_PLL_Time();reg  sys_clk          ;             reg  sys_rst_n        ;           wire clk_out1_100M         ;        wire clk_out2_100M_180deg  ;wire clk_out3_50M          ;         wire clk_out4_25M          ;         wire clk_out5_duty25       ;
//--------
always #10 sys_clk = ~sys_clk;  //20ns一个周期对应50Mhz时钟initial  beginsys_clk = 1'b0;sys_rst_n = 1'b0;#100sys_rst_n = 1'b1; end
//--------
//实现信号的连接:
test_025_PLL_Time  u_test_025_PLL_Time(.sys_clk                (sys_clk             ),.sys_rst_n              (sys_rst_n           ),.clk_out1_100M          (clk_out1_100M       ),.clk_out2_100M_180deg   (clk_out2_100M_180deg),.clk_out3_50M           (clk_out3_50M        ),.clk_out4_25M           (clk_out4_25M        ),.clk_out5_duty25        (clk_out5_duty25     ));endmodule

     但由于此时PL因无时钟晶振,需要借用PS端的晶振的设置而出现的顶层文件的问题,以及在创建IP核初始选择的是自定义,而不是适应Block Design的,所以在Block Design中无法添加对应.v文件的module(会报错),因此只能在simulation中仿真查看波形,无法进行接下去的管脚分配和程序下载的过程。

http://www.hkea.cn/news/596095/

相关文章:

  • wordpress 分栏seo怎么优化简述
  • php网站开发 多少钱推广方案策划
  • 芜湖做网站公司广州seo好找工作吗
  • 做网站找客户百度竞价推广公司
  • 深圳网站建设怎么办互联网营销的优势
  • 课程网站开发背景网站推广的几种方法
  • 商城网站建设模板一份完整的营销策划方案
  • 推广网站建设网站权重查询工具
  • t型布局网站怎么做建设网官方网站
  • 哪个建设网站推广竞价托管公司
  • 网站建设傲seo网站是什么意思
  • 卢氏住房和城乡建设厅网站聚名网
  • 山东网站建设电话长沙靠谱的关键词优化
  • 山东营销型网站ip网站查询服务器
  • 什么网站上做奥数题企业培训课程清单
  • 龙岩优化seo是什么意思
  • 外贸网站建设源码软文怎么做
  • 文章列表页wordpress宁波seo资源
  • 获取网站访客qq 原理百度投诉中心人工电话
  • 企业网站制作查询百度电话怎么转人工
  • 杭州专业网站建设怎样创建网站
  • 网站建设报价表格式淘宝关键词优化技巧
  • 高端网站建设系统百度网盘登录入口官网
  • ps做网站顶部江苏网络推广公司
  • 源码做网站手机网站百度关键词排名
  • 网站关键词分隔网站链接提交
  • 福永营销型网站多少钱中国最新消息今天
  • 做网站4000-262-263网站排名优化软件有哪些
  • 网站双链接怎么做网络舆情监测平台
  • 企业网站建设制作百度网盘下载app